共計筆IC設計相關職缺在等你,馬上去應徵吧!

  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    無線通訊系統數位ip 設計實現
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹縣竹北市 工作經歷不拘 今天
    1. 協助客戶開發、設計產品功能 2. 協助釐清、解決客戶端問題 3. 協助公板firmware與IC功能驗證 4. 配合出差至客戶端支援debug或測試 5. 協助各項功能開發與測試
    展開
  • 面議(經常性薪資達4萬元或以上) 台北市內湖區 工作經歷不拘 今天
    韌體應用團隊負責支援 MediaTek 顯示器專案中的 Scaler SoC。 主要職責包括: 1. 協助客戶實現顯示器功能與相關應用 2. 釐清或除錯客戶專案中的問題 3. 於客戶端現場與客戶協同進行專案開發
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹縣竹北市 工作經歷不拘 今天
    1. IC 功能驗證 2. IC 韌體撰寫(C語言) 3. 協助 CSA(Customer SA) / 客戶解決問題
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹縣竹北市 工作經歷不拘 今天
    1) 移植及建置Linux/Android/Yocto系統與相關軟體至既有SoC平台 2) 負責IC模組驗證,平台開機問題分析與解決 3) 建構及優化Booting流程 4) 系統分析與效能改善 5) 記憶體管理優化任務
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    1. 顯示器/Branch高速周邊介面產品driver研發(包含DP/eDP/USB) 2. Driver porting與改善driver效能 3. 負責TypeC/Display Port driver開發跟問題排除 4. 分析相容性問題 5. 實作自動化測試,改善IC驗證流程
    展開
  • 面議(經常性薪資達4萬元或以上) 台北市內湖區 工作經歷不拘 今天
    1.執行銷售、生產營運及其他營運循環或法令遵循等流程之稽核專案風險分析。 2.與稽核部門合作,理解業務需求並設計合規的AI解決方案。 3.整合主流LLM(如OpenAI、Llama等)API,進行Prompt設計、RAG等技術落地。 4.負責系統部署、架構設計、效能優化與資安防護。 1. Conduct risk/data analysis for audit projects related to sales, production operations, other operational cycles, and legal compliance processes. 2. Cooperate with the audit department to understand business needs and design compliant AI solutions. 3. Integrate mainstream LLM (such as OpenAI, Llama, etc.) APIs, and implement prompt design, RAG and other technologies. 4. Responsible for system deployment, architecture design, performance optimization and information security protection.
    展開
  • 1111南台灣職場小語

    【推薦工作】行政內勤、行政助理|無經驗可,享週休二日!

  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    Multi-RAT (6G/5G/4G/3G/2G) modem development. This is a common job description. You may involve at least one or more topics in the following: (1) architecture planning 1.1 Modem/SoC TOP system architecture 1.2 Modem/SoC CPU system design 1.3 Modem/SoC DSP system design 1.4 Modem/SoC BUS system design (2) digital circuit design and verification 2.1 baseband modules 2.2 digital front-end modules 2.3 RF/mixed-mode digital control modules 2.4 Computer/network system modules 2.5 High speed interface design (3) IP integration 3.1 Clock/reset, test modeand low power mode design 3.2 floorplan and synthesis development (4) Design methodology 4.1 design flow enhancement (low power/verification/etc) 4.2 chip MP quality control flow
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    Design the 5G and next-generation modem processor with cost effective, high speed, and low power hardware performance. This position will develop the modem processor that optimized for modem system. Co-work closely with software and system architecture colleague to analysis the sweet point of system performance and low power. In this position, you will push the physical performance to next level and co-work with place-and-route (PAR) team resolving the bottleneck of speed and power.
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    -規劃並執行高速介面(如 PCIe, USB, DP, UFS, CSI, UCIe)IP PHY 驗證。 -建立並維護測試平台,進行 System 與 Electrical 測試。 -使用 Scope, BERT, LA, Signal Analyzer 等儀器進行 Signal Integrity 與 Compliance Test。 -分析測試結果,協助 DE 及 SW 團隊解決問題。 -設計並開發硬體 PCB 評估板,支援系統驗證。
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    As deep sub-micron process requires longer research cycle and higher manufacture cost, DV(design verification) has become an inevitable part of design group in Mediatek chip development flow. CDG DV is in charge of development and implementation of smart phone, TV, and ASIC product line verification plan. It included: integrated simulation/verification env development, big data analysis and efficiency improvement, bus fabric / EMI (External memory interface ) / Low power functions verification plan and implementation Need to build up verification plan/bench and continuously improve methodology, and you will understand both detail scenario and global view of cell phone/ASIC operating schemes Need to leverage the latest EDA tool and concept to accomplish the verification plan Work location: Hsinchu/Taipei
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    [職缺內容] 1. 生成式 (Gen AI) 應用程式 for Camera Productivity Applica開發 (Win Form, Frontend) 2. 生成式 AI 技術 Survey 與 Landing [團隊簡介] 1.加入多媒體部門 (MM), 會專注核心相機軟體研發, 提供開放軟體架構給予不同產品線使用 2.重視軟體設計思維與軟件工匠團隊文化, 創造 Incredible In, Incredible Out 的相機應用軟件 3.落實 Solid 軟體開發流程,從軟件設計規範, 到執行 Code Review, Documentation 與 Auto Test 4.持續建置 Knowledge Base 與經驗傳承, Open Mind 持續導入創新而能提升生產力的 Methodology & Process 5.重視團隊 Partners 的 Career Path, Soft & Hard Skill Build p, 期待長期合作關係與相互成長 [加分項] 1.有前端 (Frontend) 與後端 (Backend) 的開發與佈署經驗, 不限語言與框架 2.有 Database 的 Scheme 設計與 Database 的使用經驗, 不限使用原生 SQL 或是 ORM (Object Relational Mapping) 3.有使用 RESTful API 進行程序整合的經驗 4.有 H5 與 Java Script 的開發經驗 5.有網路爬蟲 (Web Crawler) 經驗 [人選特質] 1.積極正面的態度: 期待人選能以正面的心態迎接工作中的挑戰, 並從中發掘成長與機會 2.終身學習精神: 在快速變化的科技領域, 持續學習是必要的, 期待人選對於新技術和知識有持續的熱情和追求 3.勇於面對挑戰: 面對困難或新領域時, 人選應具備勇氣和決心, 積極尋找並實施解決方案 4.邏輯思維能力: 清晰的邏輯思維對於軟體開發至關重要, 期待人選能夠系統性地分析問題, 並設計出合理且有效的解決方案 5.深思熟慮: 在決策時, 期待人選能深入考慮各種可能性和後果, 並能夠做出周全的決定, 考量的是整體解, 並非局部解法
    展開
  • 月薪29500~48000元 新竹市東區 工作經歷不拘 今天
    (請留意:為加快面試安排時間,僅限定投遞5個職缺)我們在找這樣的你:對行動通訊、無線及寛頻連結、家庭娛樂晶片解決方案有濃厚興趣;勇於表達意見,以團隊成功為目標,面對困難不輕易放棄,總是在想更好的做法,擁有創新及不斷學習的精神。聯發科技邀請您,與全球最頂尖的菁英一同合作,彼此激盪最新的創意與解法,共同挑戰每一個不可能。
    展開
  • 面議(經常性薪資達4萬元或以上) 新竹市東區 工作經歷不拘 今天
    【About the Role】 Join our cutting-edge team to shape the future of communication technologies. As a key member of our engineering team, you will be at the forefront of developing innovative baseband algorithms, designing robust Ethernet or PCIe/USB4 PHY systems. Your expertise will drive the creation of low-power, high-speed communication systems and advance the digital signal processing of mixed-signal systems. Additionally, you will play a pivotal role in representing our company at IEEE/OIF standard meetings, influencing the future of communication standards. With the rapid advancement of Generative AI, the demand for high-speed Serializer/Deserializer (SerDes) in data center applications is skyrocketing. This trend presents significant business opportunities, and you will be instrumental in capitalizing on these developments. 【Key Responsibilities】 1. Develop state-of-the-art baseband algorithms to enhance communication system performance. 2. Architect and design Ethernet or PCIe/USB4 PHY systems, focusing on system efficiency and reliability. 3. Lead communication system verification efforts to ensure system integrity and performance. 4. Innovate in architecture and algorithm design for low-power, high-speed communication systems. 5. Apply digital signal processing techniques to optimize mixed-signal system functionality. 6. Actively participate in IEEE/OIF standard meetings, contributing to the development of industry standards. 7. Leverage the trend of Generative AI to drive the development of high-speed SerDes solutions for data center applications.
    展開
  • 2021知名大學 聯合校徵開跑啦!